NI USRP RIO를 호스트 컴퓨터에 연결

업데이트 됨 Nov 17, 2022

해당 제품

하드웨어

  • USRP Software Defined Radio Device

문의사항

  • NI USRP RIO를 호스트 컴퓨터에 어떻게 연결할 수 있습니까?
  • 서로 다른 인터페이스가 제공하는 실시간 데이터 대역폭은 무엇입니까?

해결책

다음 옵션 중 하나를 사용하여 NI USRP에 연결할 수 있습니다.
  • PXIE-MXI EXPRESS INTERFACE KIT FOR USRP RIO를 사용하는 MXIe x4를 통한 PXI Express 인터페이스 (PN: 783488-01, NI PXIe-8374 포함)
  • USRP RIO용 PCIe-MXI Express Interface Kit를 사용하는 200MHz BW의 MXIe x4를 통한 데스크탑 (PN: 783487-01, NI PCIe-8371 포함)
  • Sonnet Echo Express SE I (Thunderbolt 3 Edition)및 USRP RIO 용 PCIe-MXI Express 인터페이스 키트 (PN : 783487-01)를 사용하는 MXIe x4 (200MHz BW)를 통해 Thunderbolt-3 포트가있는 노트북. 참고: 해당 방법을 설명하는 문서는 해당 기사 아래에 첨부되어 있습니다.
  • NI ExpressCard-8360 (PN : 779507-01)을 사용하는 50MHz BW의 MXIe x4 ~ x1을 통해 ExpressCard 슬롯이 있는 노트북
  • 25MS/s의 1기가비트 이더넷을 통한 호스트 PC
  • 10기가비트 이더넷을 통한 호스트 PC (200MS/s, SFP+ 케이블 및 데스크탑 용 10 기가비트 이더넷 카드 포함)
 

추가 정보

USRP RIO의 기본 버스 인터페이스는 PHY/MAC 연구와 같은 고 대역폭 및 지연 시간이 짧은 애플리케이션에 효과적인 연결을 제공하는 PCIe x4입니다. 이 버스를 통해 사용자는 800MB/s로 데이터를 스트리밍하고 LabVIEW FPGA에서 FPGA를 사용자 정의할 수 있습니다. 인터페이스는 NI USRP-292x 및 NI USRP-293x 디바이스 용으로 작성된 프로그램과 역호환됩니다.

LabVIEW의 NI-USRP 드라이버가 있는 NI USRP-294x/ 295x 디바이스는 디바이스 뒷면의 SFP + 포트를 사용하여 1G 및 10G 이더넷을 통한 연결도 지원하지만 이더넷을 통해 연결된 경우 FPGA를 수정할 수 없습니다. 사용자는 PCIe를 통해 FPGA 이미지를 배포 한 다음 이더넷을 통해 USRP를 원격으로 제어할 수 있습니다.